開放晶片互連標準規範UCIe 3.0正式發表 頻寬提升至64GT/s、滿足新世代高效能運算需求

由Intel、AMD、微軟、Meta、Google、Qualcomm、三星、臺積電、日月光等業者合組的UCIe產業聯盟,稍早公佈全新UCIe 3.0版本的開放晶片互連標準規範,將傳輸頻寬速度從先前的32GT/s提升至48GT/s與64GT/s,進一步對應AI、HPC等新一代高效能芯粒 (chiplet)架構對於高速、低延遲的資料傳輸需求特性。

相較去年8月提出的UCIe 2.0版本規範,UCIe 3.0除了提升頻寬效能外,同時維持向下相容性,並且導入多項架構與功能強化設計。

其中,包含支援執行時重新校準的增強機制,能在不需重新初始化的情況下達成節能連接調整,並且提升整體系統執行效率。而新增的邊際通道則延伸爲100mm,有助於實現更多元的系統級封裝 (SiP)拓樸設計。

在傳輸技術方面,UCIe 3.0透過連續傳輸協議映射與Raw模式支援,強化芯粒與SoC、DSP等元件間的資料互通,並且可藉由MTP (Multi-Tile Programming)標準化流程實現早期韌體下載功能,有效簡化開發階段。

針對時間敏感的運算應用,UCIe 3.0導入優先邊帶封包機制,確保關鍵系統事件能獲得即時低延遲傳遞,同時透過快速節流與緊急關閉設計,支援透過漏極開路 (Open Drain,俗稱「OD門」) I/O實現即時系統層級通知,在穩定性與安全性上進一步保障。

UCIe產業聯盟自2022年建立之後,強調以PCIe、CXL等通用技術爲基礎,打造開放、標準化且具彈性的芯粒互連架構,有助於半導體設計從傳統單一晶片邁向模組化、芯粒化的技術演進。

此次公佈UCIe 3.0設計規範,預期將進一步促進晶片設計產業在高效能運算、人工智慧與先進封裝技術上的創新與落地。

《原文刊登於合作媒體mashdigi,聯合新聞網獲授權轉載。》