蘇姿豐+魏哲家!AMD首款臺積電N2製程處理器「Venice」亮相 再創晶片里程碑
AMD攜手臺積電打造全球首款2奈米晶片,左爲AMD董事長暨執行長蘇姿豐博士、右爲臺積電董事長暨總裁魏哲家博士。圖/AMD提供
超微半導體(AMD)今(15)日宣佈,代號「Venice」的新一代AMD EPYC處理器正式完成投片(tape out),成爲業界首款採用臺積電(TSMC)2奈米(N2)製程技術的高效能運算(HPC)處理器。標誌AMD與臺積電在先進製程合作上的重大突破,更展現雙方持續推動半導體技術創新的決心。
「Venice」預計於明年如期上市,爲資料中心與HPC應用樹立全新效能標竿。此外,AMD同步宣佈,第五代EPYC處理器已於臺積電亞利桑那州晶圓21廠(Fab 21)完成驗證並啓用生產,進一步鞏固供應鏈韌性。
AMD董事長暨執行長蘇姿豐博士表示,臺積電一直是AMD實現技術藍圖不可或缺的夥伴。從N2製程的合作,到亞利桑那州晶圓廠的快速驗證,雙方團隊的緊密協作確保我們能持續爲客戶提供領先產品。隨着『Venice』問世,AMD將進一步擴展高效能運算的邊界。
臺積電董事長暨總裁魏哲家博士指出:「很榮幸AMD成爲首位使用臺積公司先進2奈米(N2)製程技術,以及在我們亞利桑那州晶圓廠生產的HPC客戶。透過合作,我們正在推動顯著的技術擴展,爲高效能晶片帶來更卓越的效能、功耗效率和良率。」
隨着「Venice」投片完成,AMD再次鞏固其在資料中心處理器的技術領導地位。業界預期,N2製程的導入將使新一代EPYC處理器在雲端服務、AI訓練與邊緣運算等領域展現壓倒性優勢。在臺積電先進製程加持下,AMD正加速實現「每瓦效能」與「總體持有成本」的雙重革新,爲全球算力需求提供關鍵解方。