光程研創與世芯電子攜手打造AI應用超低功耗光子互連平臺
鍺矽光子技術領導廠商光程研創(Artilux)與 AI 運算領域頂尖ASIC及Chiplet設計服務商世芯電子(3661)今(25)日宣佈進行策略合作,專注開發針對大規模 AI 加速器垂直擴展(scale-up)與水平擴充(scale-out)應用的超低功耗光子互連平臺。此合作將打造一個可拓展的AI傳輸技術平臺,驅動未來創新,以加速下一代運算基礎建設的部署,實現卓越的效率與成長動能。
隨着現代AI模型從數十億參數一路躍升至數兆參數,資料傳輸已成爲模型訓練與推論中的主要瓶頸。當大型語言模型(LLM)及其他先進神經網路架構必須橫跨上百、上千顆處理器協同運算,晶片間及節點間的頻寬需求將呈現指數級速度增長。根據2025年Ciena發佈的全球資料中心網路基礎架構之市調報告,業界預估未來5年(2025-2030)資料中心互連(DCI)的頻寬需求將成長6倍,主要由需要高頻寬與低延遲的AI應用驅動。
現行以銅線爲基礎的電氣互連技術,從主動式電纜(Active Electrical Copper,AEC)、外圍組件快速連(Peripheral Component Interconnect Express,PCIe)PCIe到高頻寬記憶體(High Bandwidth Memory,HBM)介面,已難以滿足未來傳輸需求。當傳輸速率超過單通道 50 Gbps 時,訊號完整性挑戰銳增,需仰賴編碼及錯誤更正機制,且將大幅提高功耗;此外,封裝基板與電路板的線路密度更進一步限制擴展,帶來高成本與散熱難題。相較之下,光子互連能在大幅降低功耗的同時,實現每秒兆位元(Tbps)級效能,爲日益增長的AI運算結構提供全新且高可擴充性的解方。
光程研創執行長陳書履表示:「要同時兼顧AI的垂直擴展(scale-up)與水平擴充(scale-out),包含小晶片(Chiplet)、CoWoS 先進封裝與光子I/O等的異質整合已不可或缺。透過將光程研創獨家的鍺矽光子技術,與世芯專精的ASIC設計能量結合,我們將爲AI處理器共同打造超低功耗光子互連平臺,預期能帶來突破性的效能優化。」
世芯執行長沈翔霖表示:「傳統銅線已成爲AI龐大資料吞吐量的瓶頸。我們從供應鏈獲得的訊息一致反映,頻寬、能耗與延遲已成爲系統發揮效能的最大障礙。光子互連不僅能突破這些限制,更可同時兼顧效率與可靠性,是推動AI運算進入下一階段的關鍵技術。」
光程研創與世芯電子攜手推出超低功耗光子互連平臺, 加速全球AI資料中心落地與應用。圖/光程研創提供