浙江大學聖邦微電子申請帶雙延遲線的主次延遲鎖相環專利,DLL鎖定準確

金融界2025年8月1日消息,國家知識產權局信息顯示,浙江大學;聖邦微電子(北京)股份有限公司申請一項名爲“一種帶雙延遲線的主次延遲鎖相環”的專利,公開號CN114866087A8,申請日期爲2022年03月。

專利摘要顯示,本發明公開了一種帶雙延遲線的主次延遲鎖相環,包括:上電覆位模塊POR、主級延遲鎖相環DLL1、次級延遲鎖相環DLL2和鎖定指示模塊LI;所述上電覆位模塊與主級延遲鎖相環的復位控制模塊相連,主級延遲鎖相環的輸出電壓信號V1與次級雙鏈壓控延遲線的短鏈相連,外部輸入時鐘信號CLK接入主級延遲鎖相環與次級延遲鎖相環,主級延遲鎖相環產生的總復位信號與次級延遲鎖相環濾波器模塊相連,鑑頻鑑相器模塊PFD1和鑑頻鑑相器模塊PFD2的輸出信號分別接入鎖定指示模塊。

本文源自:金融界

作者:情報員